德州仪器:最小化芯片级功耗-解决方案.doc
德州仪器:最小化芯片级功耗 -解决方案 半导体产业长期以来奉“越小越好”为真理,但随着工艺技术不断向纤小型方向发展,功率问题也不断出现,导致技术发展出现了瓶颈。互补金属氧化物半导体 (CMOS)工艺技术是现代微处理器与数字信号处理器 (DSP)产品所采用的主导技术。 CMOS 制造工艺技术从 90 纳米向 65 纳米乃至更小型方向过渡,芯片密度不断提高,静态与动态功耗常常会超过可接受的数值。采用电压缩放技术可解决上述问题。 折中管理 根据摩尔定律,芯片级的晶体管密度和芯片复杂性每 24 个月就会翻一番,而集成电路的性能也将相应提高。因此,能够在相同或更低的面积上集成更多的功能,并以更低的成本,实现更多的特性以及更高的速度。 与任何受益与摩尔定律的其他芯片类型一样, DSP 也实现了一系列新型多媒体应用,如便携式媒体播放器、智能电话与各种影像设备等。同时,电信、无线通信以及网络领域的基础设施应用也受益匪浅。 CMOS 技术是现代 DSP 与微处理器设计的常用技术。与其他技术相比,该技术的处理与缩放更为简单易行。此外,它还可提供良好的性能 功耗比。 尽管高级技术的缩放可在单位面积上实现更多的元件数量与更高的功能,但单位面积的功率(功率密度)也在同时增加。随着硅芯片技术的稳步发展,推动CMOS 工艺向 65nm 技术节点甚至更小的结构尺寸方向发展,芯片级的静态与动态功率问题也日益突出。 静态功耗是指器件上电闲置时的功耗,即没有晶体管开关情况下的功耗。因此,静态功耗与工作负载和使用情况无关。静态功耗的主要来源在于漏电流 IL,而影响漏电流的主要因素则是晶体管的类型,其中包括物理尺寸(长度、宽度)以及硅芯片制造工艺技术的各种特点等(如氧化层 的厚度、掺杂配置)。 在晶体管方面,静态功耗 PS 等于电源电压 Vss 与 IL 的乘积。造成漏电流的因素为晶体管关闭时的次阈值漏电流( I